HS126

無線通訊近期蓬勃發展,針對各式不同需求之通訊標準與協定亦陸續的創建與制定。
軟體定義無線電(Software-Defined Radio,SDR)以其彈性整合多樣化的通訊標準與需求、快速可靠地驗證系統架構與
演算法開發、直接系統實作與實地測試等特性,逐漸在通訊發展領域擁有一席之地。
但SDR技術之瓶頸在於資料量與運算量過於龐大,一般處理器無法完成即時運算及通訊服務。

HS126<FPGA硬體加速IP平台>為SDR運算緩慢之瓶頸提供解決方案。

且過去因不同射頻頻帶需以不同頻段射頻模組降頻至基頻後處理,HS126提供1.25Gsps/5Gsps高速取樣ADC,
可進行超寬頻射頻資料擷取,以全數位RF方式降頻。再透過可程式化濾波器,完成過去需要大量類比元件與IC的工作。
此高速ADC協同FPGA之SDR平台對於演算法開發與系統實做提供了快速且方便的環境,大大減低time-to-market的壓力。

HS126 main

HS126 Block